# Ultra Low Power Bandgap Strom- und Spannungsquellen in CMOS-Technologie für integrierte drahtlose Systeme

T. Fedtschenko, R. Kokozinski, and S. Kolnsberg

Fraunhofer-Institut für Mikroelektronische Schaltungen und Systeme (IMS), Finkenstraße 61, D-47057 Duisburg, Germany

**Zusammenfassung.** In modernen drahtlosen Systemen sind niedriger Stromverbrauch und das Betreiben bei niedriger Spannung (Low Voltage Operation) von entscheidender Bedeutung. Dabei ist für viele elektronische Anwendungen eine genaue Spannungs- bzw. Stromreferenz notwendig. Aus diesem Grund werden an eine Referenzquelle hohe Anforderungen bezüglich ihrer Temperatur- und Langzeitstabilität gestellt, was gleichzeitig schwierig mit den "Low-PowerÄnforderungen zu vereinbaren ist.

Besonders für die auf passiven Transpondern basierenden RFID-Systeme, bei denen die Energieversorgung der Schaltung aus dem Hochfrequenzträgersignal gewonnen wird, stellt die Erzeugung einer genauen Spannungsreferenz ein Problem dar. Vor allem die Spannungsstabilität und die Unabhängigkeit von Temperatur- und Prozessschwankungen bereiten große Schwierigkeiten.

In diesem Artikel wird das Design einer CMOS Bandgap Strom- und Spannungsreferenz, realisiert in einer 0,25  $\mu$ m CMOS-Prozess-Technologie, mit 2,5 V Versorgungsspannung vorgestellt. Die entwickelte Schaltung hat eine Stromaufnahme von 50  $\mu$ A bei einer Genauigkeit von 1% im Temperaturbereich von -40°C bis 125°C. Ein Testchip wurde in die Fertigung eingespeist. Ausgehend von einem Überblick über bekannte Realisierungen von Bandgap-Schaltungen wird die Besonderheit der neu entwickelten Low-Power Schaltung vergleichend gegenübergestellt.

## 1 Einleitung

Der Bedarf nach batteriebetriebenen tragbaren Elektronikgeräten erfordert die Herstellung von bei niedriger Leistungsaufnahme und Versorgungsspannungen arbeitenden Systemen, um die Lebensdauer einer Batterie zu erhöhen. Das

Correspondence to: T. Fedtschenko

(tatjana.fedtschenko@ims.fraunhofer.de)

Betreiben bei niedriger Spannung gewährt eine höhere Leistungsfähigkeit und Integrationsdichte.

Die Tendenz zur Miniaturisierung der CMOS-Strukturen hat auch eine Senkung der nominalen Versorgungsspannungen zur Folge. In einer 0,5  $\mu$ m CMOS-Prozess-Technologie beträgt die nominale Versorgungsspannung 3,3 V; für 0,25  $\mu$ m CMOS ist es 2,5 V, für 0,15  $\mu$ m CMOS ist die Versorgungsspannung 1,5 V und wird mit jeder neuen Prozessgeneration sinken. Es muss die Bedingung

$$V_{DD} + |V_{SS}| \ge V_{tN} + |V_{tP}| \tag{1}$$

erfüllt werden, wobei  $V_{DD}$  und  $V_{SS}$  eine positive und eine negative Versorgungspannung ist,  $V_{tN}$  und  $V_{tP}$  Schwellenspannungen entsprechend des NMOS- und des PMOS-Transistors sind (Allen et al., 1995).

Das Problem ist, dass die Schwellenspannungen der Transistoren nicht in gleichem Maß wie die Versorgungsspannungen sinken und damit die Erfüllung der Gleichung (1) erschwert wird.

Die Genauigkeit der Referenzspannung hat häufig eine erhebliche Auswirkung auf die Leistungsfähigkeit des Chips. So ist die Präzisions-Bezugsspannungsquelle ein wesentlicher Bestandteil fast aller elektronischen Systeme. Zum Beispiel wird die Auflösung eines analog-digital- oder digitalanalog Konverters durch die Präzision der Spannungsreferenz über den ganzen Versorgungsspannung- und Betriebstemperaturbereich begrenzt. Somit ist es erforderlich, dass Spannungsreferenzen höhere Versorgungsspannungsunterdrückungen und niedrigere Temperaturkoeffizienten aufzuweisen haben.

Eine weit verbreitete Lösung für die Erzeugung einer temperaturunabhängigen Spannung ist die Bandgapreferenz. Aus der Addition zweier Spannungen, einer mit negativer und einer anderen mit positiver Temperaturabhängigkeit, resultiert eine stabile temperaturunabhängige Spannung. Bekannt ist, dass die Basis-Emitter Spannung  $V_{BE}$  eines bipolaren Transistors zur absoluten Temperatur (CTAT) fast kom-



Abbildung 1. Realisierung des PNP Transistors in CMOS – Technologie

plementär ist, d.h. sie verringert sich linear mit der steigenden Temperatur (Razavi, 2001). Die Basis-Emitter Spannung  $V_{BE}$  extrapoliert zu absolutem Null gleicht in der Näherung erster Ordnung der Bandgapspannung des Halbleiters,  $V_{G0.}$ . Wird eine Spannung mit dem Betrag  $V_{BE}$  aber direkt proportional zur absoluten Temperatur (PTAT) mit der Spannung  $V_{BE}$  addiert, bekommen wir eine definierte Spannung, die von der Temperatur unabhängig ist.

Um auf diese Weise eine Spannungsreferenz zu erstellen, werden bipolare Transistoren gebraucht. In Anbetracht der Kostenfrage werden solche Lösungen erforderlich, die Schaffung einer Referenz ohne Gebrauch von einem kostspieligen BiCMOS-Prozess ermöglichen.

Allerdings ist die Implementierung solcher Spannungsquellen bei niedrigen Versorgungsspannungen und hohen Schwellenspannungen sehr schwierig.

In den reinen CMOS-Prozessen sind frei anschließbare bipolare Transistoren nicht vorhanden. Dennoch kann eine bipolare Bandgapreferenz in eine CMOS Bandgap-Referenz umgesetzt werden. Dafür werden die parasitären Wannentransistoren verwendet (Razavi, 2001), die vertikale bipolare Transistore mit der Wanne als Basis und mit dem Substrat als Kollektor bilden, wie in der Abb. 1 illustriert wird. Bei solchen Substrat-PNP-Transistoren in der CMOS-Technologie wird vorausgesetzt, dass der Kollektor am Substratpotential liegt. Die PNP-Transistoren werden als geerdete Diode angeschlossen, in der ein Emitter Anode ist und die Kathode - die Basis – mit dem Kollektor (Substrat) zusammen gebunden ist.

## 2 Realisierung der Bandgap-Referenz Schaltung

Das versorgungsspannungsunabhängige Biasing Schema kann mit bipolaren Transistor-Core kombiniert werden, wie in der Abb. 2 dargestellt wird. Angenommen, dass M1-M2 und M3-M4 identische Paare sind, ist  $V_{BE}$  der Spannungsabfall über einem bipolaren Transistor der wie eine in Vorwärts-



Abbildung 2. Bandgap Spannungsquelle.

richtung betriebene Diode verbunden wird:

$$V_{BE} = V_T \tag{2}$$

$$\Delta V_{BE} = V_{BE1} - V_{BE2} = V_T \ln N, \tag{3}$$

$$I_{D1} = I_{D2} = \frac{\Delta V_{BE}}{R_1} = \frac{V_T \ln N}{R_1},$$
(4)

wo *N* das Stromdichteverhältnis der beiden Bipolartransistor Q2 zu Q1 ist. Der Strom  $I_{D5}$  verhält sich identisch. Wird die PTAT-Spannung  $I_{D5}R_2$  einer Basis-Emitter-Spannung hinzugefügt (vorausgesetzt, dass alle PMOS – Transistoren identisch sind), folgt daraus:

$$V_{REF} = V_{BE3} + \frac{R_2}{R_1} V_T \ln N.$$
 (5)

Es ist anzumerken, dass die vorangegangene Analyse nur bei Vernachlässigung der Kanal-Längenmodulation korrekt ist. In der Praxis kann sie bedeutende Versorgungsspannungsabhängigkeit verursachen. Um diesen Effekt zu minimieren, wird in jedem Stromzweig sowohl eine NMOS- als auch eine PMOS-Low-Voltage-Cascodetopologie verwendet. Abbildung 3 zeigt die simulierten Charaktereigenschaften der Bandgap-Referenz. Bei der Versorgungsspannung von 3 V bis zu 5V beträgt die Versorgungsspannungsabhängigkeit der implementierten Spannungsreferenz  $\pm 5$  mV. Die Temperaturvariation wurde für eine Versorgungsspannung von 3,3 V und eine Temperaturspanne -40°C bis 125°C simuliert. Die Schaltung erreicht einen Temperaturkoeffizienten von 10 ppm/°C. Diese Schaltung wurde für einen drahtlosen Drucktransponder in einer 1,2 µm CMOS-Prozess-Technologie realisiert und in die Praxis umgesetzt. Der gemessene Stromverbrauch dieser Schaltung liegt unterhalb von 7  $\mu$ A für eine Versorgungsspannung 3,3 V.



Abbildung 3. Verhalten der Bandgap-Spannungsreferenz für den Drucktransponder



Abbildung 4. Subbandgap-Referenz

Der Grafik ist zu entnehmen, dass die Versorgungsspannung nicht unterhalb 2,6 V fallen darf, was im Widerspruch zur Low-Voltage Tendenz steht. Eine der wenigen Lösungen dieses Problems ist die in Banba et al. (1999) berichtete Subbandgap-Referenz.

#### 3 Realisierung der Subbandgap-Referenz Schaltung

Die Lösung basiert auf dem in der Abb. 4 gezeigtem Widerstand-Teiler. Da die Spannungen V1 und V2 durch den Operationsverstärker geregelt werden, sind die Ströme in den nominal gleichen Widerständen R1 und R2 proportional zu  $V_{BE}$ . Folglich werden die Gates von M1, M2 und M3 wie Stromspiegel an einen allgemeinen Knoten angeschlossen, damit die Ströme I1, I2 und I3 den gleichen Wert annehmen. Die Ausgangsspannung der vorgeschlagenen Bandgap-Referenz  $V_{REF}$  wird

$$V_{REF} = R4\left(\frac{V_{BE}}{R2} + \frac{dV_{BE}}{R3}\right).$$
(6)

Die Weiten der Transistoren M1–M2 wurden ziemlich groß gewählt, um das 1/f Rauschen herabzusetzen. Die Temperaturabhängigkeit der benutzten Widerstände wurde durch



Abbildung 5. Operationsverstärker

Einsetzen des gleichen Materials ausgeglichen. Widerstände wurden als einfache Poly-Widerstände realisiert, da in diesem Prozess kein hoch-ohmscher Poly-Widerstand vorhanden ist und die NWanneWiderstände nicht ausreichende Genauigkeit liefern. Große Widerstandswerte sind erforderlich, um den trotz der niedrigen Leistungsaufnahme hohen Spannungsabfall über den Widerständen zu gewährleisten.

Die Schaltung in der Abb. 4 kann prinzipiell mit einer sehr niedrigen Versorgungsspannung funktionieren, da nur eine in Vorwärtsrichtung betriebene Diode und ein PMOS-Transistor untergebracht werden müssen. Jedoch entstehen einige Probleme in der Implementierung des Operationsverstärkers (OPAMP), der im richtigen Arbeitspunkt betrieben werden muss (Pierazzi, Andrea, et al., 2001.) Es muss sichergestellt werden, dass diese minimale Spannung für den zuverlässigen Betrieb des Operationsverstärkers ausreichend ist. Low-Voltage Realisierungen der Referenzschaltungen werden hauptsächlich durch die Spannungsanforderungen des Operationsverstärkers eingeschränkt. So sollte das Design des Operationsverstärkers die notwendige Verstärkung bei niedrigen Versorgungsspannungen liefern können und damit die Hauptentwurfsrichtlinie sein.

Die Eingangsstufe des OPAMPs (Abb. 5) wird mit PMOS-Transistoren realisiert, um die Einganggleichtaktspannung und die niedrige  $V_{BE}$  –Spannung aufeinander abzustimmen. Die Bulkanschlüsse beider Eingangs-PMOS-Transistoren werden mit ihren Sourceanschlüssen verbunden, um den Body-Effekt und infolgedessen die übermäßig hohen Schwellenspannungen zu eliminieren. Wenn die Versorgungsspannung unterhalb 1,6 V fällt, treten die Eingangstransistoren in die schwache Inversion ein. Trotzdem funktioniert die Bandgap-Referenz richtig, solange die Ver-



Abbildung 6. Ausgangsspannung der Subbandgap-Referenz

sorgungsspannung mindestens 1,4 V beträgt. Unterhalb dieses Wertes ist die OPAMP-Verstärkung nicht mehr ausreichend, um einen richtigen Referenzwert zu garantieren. Um den Offset-Effekt zwischen den zwei Eingangstransistoren des OPAMPs zu mindern, sollte die Verstärkung so groß wie möglich sein, deshalb wurde ein zweistufiger Verstärker verwendet. Die Verstärkung des implementierten OPAMPs ist über 60 dB. Um die Stabilität des OPAMPs zu sichern und ausreichende Phasenreserve zu gewährleisten, wurde ein Miller-Kondensator C eingesetzt. Um Missmatch und Offset-Effekte zu verringern, wurden Langkanaltransistoren benutzt.

Die Variation der Bezugsspannung der Subbandgap-Referenz wird in der Abb. 6 grafisch dargestellt. Die Temperaturvariation wurde für einen Temperaturbereich von –  $40^{\circ}$ C bis zu 125°C mit einer Versorgungsspannung 2,5 V simuliert. Die Schaltung erzielt einen Temperaturkoeffizienten von 15 ppm/°C. Die Versorgungsspannungsabhängigkeit ergibt  $\pm 2, 5 \,\mu$ V für einen Bereich von 1,4 V bis zu 6 V.

In manchen Fällen ist es sinnvoll einen Referenzstrom anstatt einer Referenzspannung zur Verfügung zu stellen. Anders als Spannungen weisen Ströme keinen Abfall entlang einer langen Metallleitung auf. Folglich werden Stromreferenzen in komplexen analogen Schaltungen verwendet, wo häufig lange Metallleitungen vorkommen. Das für die Stromreferenz eingesetzte Designprinzip ist mit dem für die Spannungsreferenz äquivalent. Um eine temperaturunabhängige Stromreferenz hervorzubringen, sollte das Verhältnis *m* von *R*1 zu*R*0 folgendem Zusammenhang entsprechen (Jiwei Chen et al., 2003)

$$m = \frac{q B_{BE1,T0}}{k T_0 \ln N} \left( \frac{\beta + \gamma}{\alpha - \gamma} \right)$$
(7)

wo  $\alpha = 1/T_0$ ,  $\beta$  - der Diodentemperaturkoeffizient ist; und  $\gamma$  - der Widerstandstemperaturkoeffizient ist.



Abbildung 7. Vesorgungsspannungsabhängigkeit der Stromreferenz



Abbildung 8. Temperaturabhängigkeit der Stromreferenz

Abbildung 7 zeigt die simulierte Abhängigkeit der Stromreferenz von der Versorgungsspannung bei 27°C. Man kann erkennen, dass diese Schaltung sich im richtigen Arbeitspunkt befindet, solange die Versorgungsspannung höher als 1,1 V ist. Der Strom bleibt konstant bei Spannungen höher als 1,1 V, dabei wird ein niedriger Spannungskoeffizient von 0,6% erzielt. Die Temperatureigenschaft des Ausgangsstromes dieser Schaltung wird in der Abb. 8 dargestellt. Es ist festzustellen, dass der Temperaturkoeffizient des 10  $\mu$ A Referenzstromes den Wert 170 ppm/°C im Temperaturbereich von -45°C zu 125°C erreicht. Die Stromaufnahme für beide Referenzschaltungen liegt unterhalb 50  $\mu$ A bei der Versorgungsspannung von 2,5 V.

Diese Schaltungen wurden in ein Design für Low-Power Wireless Transceiver, realisiert in einer  $0.25 \,\mu\text{m}$  CMOS-Prozess-Technologie, implementiert. Die Abb. 9 präsentiert die Layouts der implementierten Referenzen. Die Fläche der Spannungsreferenz beträgt ca.  $270 \,\mu\text{m} \times 100 \,\mu\text{m}$ , die der Stromreferenz beträgt ca.  $210 \,\mu\text{m} \times 100 \,\mu\text{m}$ .

## Tabelle 1.

|                                         | Bandgap<br>Spannungsreferenz  | Subbandgap<br>Spannungsreferenz       | Subbandgap<br>Stromreferenz           | H. Banba * et al.,<br>1999    | Jiwei Chen et al.,<br>2003 |
|-----------------------------------------|-------------------------------|---------------------------------------|---------------------------------------|-------------------------------|----------------------------|
| Versorgungsspannungsbereich             | 2,6 V - 5 V                   | 1,4 V – 6 V                           | 1,1 V – 6 V                           | 2,2 V – 4 V                   | 1 V – 1,4 V                |
| Technologie                             | 1,2 $\mu$ m CMOS              | 0,25 $\mu$ m CMOS                     | $0,25~\mu{ m m}$ CMOS                 | 0,4 $\mu$ m CMOS              | 0,18 $\mu$ m CMOS          |
| Stromaufnahme                           | $<$ 7 $\mu$ A                 | $<$ 50 $\mu$ A                        | < 50 µA                               | 2,2 µA                        | 85 µA                      |
| Schwankung<br>mit Temperatur            | 10 ppm/°C<br>(– 40°C – 125°C) | 15 ppm/°C<br>(– 40°C – 125°C)         | 170 ppm/°C<br>(- 40°C - 125°C)        | ± 59 ppm/°C<br>(27°C – 125°C) | 50 ppm/°C<br>(0°C – 110°C) |
| Abhängigkeit<br>von Versorgungsspannung | $< \pm 5 \text{ mV}$          | $< \pm 2.5 \text{ mV}$                | $<$ $\pm$ 50 nA                       | $\pm$ 1 mV                    | 210 ppm/V                  |
| Referenz                                | 1,25 V                        | 1,25V                                 | 10 µA                                 | 515 mV                        | 10 µA                      |
| Fläche des Layouts                      | $1400 \ge 450 \ \mu m^2$      | $270 \text{ x } 100 \ \mu \text{m}^2$ | $210 \text{ x } 100 \ \mu \text{m}^2$ | -                             | $560 \ge 330 \ \mu m^2$    |

\* Die native NMOS-Transistoren wurden verwendet

## 4 Zusammenfassung und Ausblick

Dieser Artikel befasst sich mit Low-Voltage Low Power Designtechniken für Strom- und Spannungreferenzen. Die Bandgapquellen wurden dargestellt, die bei der Versorgungsspannung ab 1,4 V stabile temperaturunabhängige Referenzen liefern und dabei weniger als 50  $\mu$ A Strom verbrauchen. Außerdem wurde ein Bandgapdesign vorgestellt, das erlaubt, die Stromaufnahme unterhalb 7 $\mu$ A zu halten. In der Tabelle 1 werden die simulierten Ergebnisse zweier Testchips zusammengefasst.

In diesem Artikel wurde das Rauschen in den Stromund Spannungsreferenzen nicht berücksichtigt. Obwohl eine Bandgap-Referenz selbst nicht eine signalverarbeitende Schaltung ist, könnte das Rauschen an ihrem Ausgang für die Signalverarbeitung sehr nachteilig sein. Störanfälligkeit ist in vielen Designs kritisch, folglich ist eine Rauschcharakteristik für Low-Voltage Bandgap-Referenzen in zunehmendem Maße wichtig und ist bei weiteren Redesing-Maßnahmen zu berücksichtigen.

# Literatur

- Razavi, B.: Design of Analog CMOS Integrated Circuits, New York, 2001.
- Allen, P. E., Blalock, B. J., and Rincon, G.A.: A 1V CMOS Opamp Using Bulk-Driven MOSFET's, Proc. 1995IEEE ISSCC, 192–



**Abbildung 9.** Testchip. Die Größe der Spannungsreferenz ist  $270 \times 100 \,\mu\text{m}^2$ , die der Stromreferenz ist  $210 \times 100 \,\mu\text{m}^2$ 

193, 1995.

- Banba, H., Shiga, Hi., Umezawa, A., Miyaba, T., Tanzawa, T., et al.: A CMOS Bandgap Reference Circuit with Sub 1V Operation, IEEE J. of Solid State, Circuits, 34, 670–674, 1999.
- Pierazzi, A., Boni, A., and Morandi, C.: Bandgap Reference for near 1V operation in standard CMOS Technology, IEEE2001- Custom Integrated Circuits Conf., 463–466, 2001.
- Jiwei Chen and Bingxue Shi: New approach to CMOS current reference with very low temperature coefficient, GLSVLSI'03, Washington, DC, USA, 2003.